摘要:隨著工藝進程的不斷推進,逐次逼近型模數(shù)轉(zhuǎn)換器(SAR ADC)的電容失配對整體電路的速度和精度影響越來越大。針對SAR ADC中電容失配的問題,提出一種基于亞穩(wěn)態(tài)檢測的SAR ADC電容失配校準算法,在不增加模擬電路時序復雜度的情況下,有效地解決了電容失配導致的SAR ADC精度不足問題。將該算法運用于12 bit 150 MS/s SAR ADC中,模擬結(jié)果表明,有效位數(shù)(Enob)可以達到11.93 bit,無雜散動態(tài)范圍(SFDR)達到92.66 dB。
注:因版權(quán)方要求,不能公開全文,如需全文,請咨詢雜志社。
電子與封裝雜志, 月刊,本刊重視學術(shù)導向,堅持科學性、學術(shù)性、先進性、創(chuàng)新性,刊載內(nèi)容涉及的欄目:封面文章、封裝、組裝與測試、電路設計、微電子制造與可靠性、產(chǎn)品、應用與市場等。于2002年經(jīng)新聞總署批準的正規(guī)刊物。