摘要:隨著深亞微米CMOS技術(shù)低電源電壓的應(yīng)用,低壓低功耗動態(tài)鎖存比較器技術(shù)的研究變得尤為重要。基于敏感放大器的傳統(tǒng)動態(tài)鎖存比較器可以獲得較低功耗,但難于適合低電源電壓應(yīng)用。而雙尾動態(tài)鎖存比較器結(jié)構(gòu)、單相時鐘低失調(diào)動態(tài)鎖存比較器結(jié)構(gòu)以及高速動態(tài)鎖存比較器結(jié)構(gòu)等,通過增加少量晶體管,能夠適合于低壓低功耗應(yīng)用,并且有效改善了傳統(tǒng)動態(tài)鎖存比較器的性能。
注:因版權(quán)方要求,不能公開全文,如需全文,請咨詢雜志社。
天津職業(yè)技術(shù)師范大學(xué)學(xué)報雜志, 季刊,本刊重視學(xué)術(shù)導(dǎo)向,堅持科學(xué)性、學(xué)術(shù)性、先進(jìn)性、創(chuàng)新性,刊載內(nèi)容涉及的欄目:科研簡訊、會議簡訊、簡訊、專家推介、科研快訊等。于1989年經(jīng)新聞總署批準(zhǔn)的正規(guī)刊物。