摘要:為解決現(xiàn)有憶阻器電路邏輯功能單一與結構簡單之間的矛盾,論文設計了一種具有可重構功能的憶阻器邏輯電路.該電路利用憶阻器具有記憶電阻的特性,通過預置和邏輯運算兩個操作步驟,可以實現(xiàn)大多數(shù)的邏輯操作.為了使該電路具備邏輯功能的完備性,其他未實現(xiàn)的邏輯操作可以采用基于實質(zhì)蘊涵和非邏輯的邏輯迭代運算來實現(xiàn);并通過設計異步時序結構克服電路邏輯的誤操作,增強電路穩(wěn)定性.與其他已提出的基于憶阻器邏輯電路相比,此電路用較少的憶阻器與操作步驟去實現(xiàn)更多的邏輯功能.通過使用P-spice仿真,驗證了邏輯電路的可行性.
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社。
微電子學與計算機雜志, 月刊,本刊重視學術導向,堅持科學性、學術性、先進性、創(chuàng)新性,刊載內(nèi)容涉及的欄目:專題與綜述、計算機技術_人工智能與算法、計算機技術_圖像處理、計算機技術_網(wǎng)絡與通訊、計算機技術_計算機工程與應用、微電子技術_數(shù)字電路與系統(tǒng)、微電子技術_模擬與混合信號電路等。于1972年經(jīng)新聞總署批準的正規(guī)刊物。